tailieunhanh - Xây dựng chương trình thiết kế vi mạch số P&R tự động công suất thấp

Bài viết trình bày các phương pháp kỹ thuật thiết kế vi mạch số công suất thấp như clock gating, multi-threshold, multi-voltage để tối ưu hóa công suất trên vi mạch số, cụ thể là CPU 16-bit để đạt công suất thấp dùng công nghệ CMOS 90nm. Các phương pháp được đánh giá và so sánh để giúp người thiết kế lựa chọn các kỹ thuật tối ưu nhất phù hợp với thiết kế vi mạch số công suất thấp. | Hội nghị Quốc gia lần thứ 23 về Điện tử Truyền thông và Công nghệ Thông tin REV-ECIT2020 Xây dựng chương trình thiết kế vi mạch số P amp R tự động công suất thấp Trần Ngọc Châu Thái Hồng Hải Lê Châu Bảo Ngọc Mã Khải Minh Đậu Minh Đức Lê Đức Hùng Phòng thí nghiệm DESLAB Khoa Điện tử - Viễn Thông Trường Đại học Khoa học Tự nhiên Đại học Quốc gia Email ldhung@ Abstract Trong bài báo này nhóm tác giả thực hiện các phương mà không thay đổi chức năng của logic. Hình 1 cho thấy cách pháp kỹ thuật thiết kế vi mạch số công suất thấp như clock hoạt động này. gating multi-threshold multi-voltage để tối ưu hóa công suất Clock gating đặc biệt hữu ích cho các thanh ghi cần duy trên vi mạch số cụ thể là CPU 16-bit để đạt công suất thấp dùng trì các giá trị logic giống nhau qua nhiều chu kỳ clock. Tắt các công nghệ CMOS 90nm. Các phương pháp được đánh giá và so sánh để giúp người thiết kế lựa chọn các kỹ thuật tối ưu nhất phù clock để loại bỏ hoạt động chuyển đổi không cần thiết ngược hợp với thiết kế vi mạch số công suất thấp. lại sẽ xảy ra tải lại reload của các thanh ghi trên mỗi chu kỳ clock. Những thách thức chính của clock gating là tìm những Keywords- vi mạch số công suất thấp clock gating multi- nơi tốt nhất để sử dụng nó và tạo ra logic để tắt và mở clock threshold multi-voltage. vào thời điểm thích hợp. I. GIỚI THIỆU Công nghệ vi mạch đang phát triển mạnh mẽ kích thước transistor ngày càng được thu nhỏ. Cùng với số lượng ứng dụng ngày một đa dạng hơn nhu cầu thiết kế mạch tích hợp ngày càng tăng cao dẫn đến yêu cầu thời gian thiết kế cần được rút ngắn do đó cần có một quy trình thiết kế Backend hoàn thiện hạn chế được tối đa lỗi có thể xảy ra trong quá trình thiết kế. Bên cạnh đó năng lượng cũng là vấn đề được quan tâm rất nhiều hiện nay một thiết kế tốt cũng cần đảm bảo được lượng năng lượng tiêu hao là thấp nhất do đó thiết kế công suất thấp là điều cần được đảm bảo trong quy trình thiết kế. Mục tiêu của chúng tôi trong nghiên cứu là tìm hiểu quy .

TỪ KHÓA LIÊN QUAN
crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.