Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Sức khỏe - Y tế
Văn bản luật
Nông Lâm Ngư
Kỹ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
Giới thiệu
Đăng ký
Đăng nhập
Tìm
Danh mục
Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Y tế sức khỏe
Văn bản luật
Nông lâm ngư
Kĩ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
Thông tin
Điều khoản sử dụng
Quy định bảo mật
Quy chế hoạt động
Chính sách bản quyền
Giới thiệu
Đăng ký
Đăng nhập
0
Trang chủ
Công Nghệ Thông Tin
An ninh - Bảo mật
Efficient Hardware Architectures for Modular Multiplication
Đang chuẩn bị liên kết để tải về tài liệu:
Efficient Hardware Architectures for Modular Multiplication
Long Quân
97
58
pdf
Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ
Tải xuống
This thesis describes the research which I conducted while completing my graduate work at the University of Applied Sciences Offenburg, Germany. The work produced scalable hardware implementations of existing and newly proposed algorithms for performing modular multiplication. | Efficient Hardware Architectures for Modular Multiplication by David Narh Amanor A Thesis submitted to The University of Applied Sciences Offenburg Germany In partial fulfillment of the requirements for the Degree of Master of Science in Communication and Media Engineering February 2005 Approved Prof. Dr. Angelika Erhardt Thesis Supervisor Prof. Dr. Christof Paar Thesis Supervisor Declaration of Authorship I declare in lieu of an oath that the Master thesis submitted has been produced by me without illegal help from other persons. I state that all passages which have been taken out of publications of all means or unpublished material either whole or in part in words or ideas have been marked as quotations in the relevant passage. I also confirm that the quotes included show the extent of the original quotes and are marked as such. I know that a false declaration will have legal consequences. David Narh Amanor February 2005 ii Preface This thesis describes the research which I conducted while completing my graduate work at the University of Applied Sciences Offenburg Germany. The work produced scalable hardware implementations of existing and newly proposed algorithms for performing modular multiplication. The work presented can be instrumental in generating interest in the hardware implementation of emerging algorithms for doing faster modular multiplication and can also be used in future research projects at the University of Applied Sciences Offenburg Germany and elsewhere. Of particular interest is the integration of the new architectures into existing publickey cryptosystems such as RSA DSA and ECC to speed up the arithmetic. I wish to thank the following people for their unselfish support throughout the entire duration of this thesis. I would like to thank my external advisor Prof. Christof Paar for providing me with all the tools and materials needed to conduct this research. I am particularly grateful to Dipl.-Ing. Jan Pelzl who worked with me closely and .
TÀI LIỆU LIÊN QUAN
Efficient Hardware Architectures for Modular Multiplication
An efficient hardware architecture for HMM-based TTS system
A Review of Modular Multiplication Methods and Respective Hardware Implementations
Efficient BinDCT hardware architecture exploration and implementation on FPGA
A Fast Cryptography Pipelined Hardware developed in FPGA with VHDL
crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.