Đang chuẩn bị liên kết để tải về tài liệu:
CHƯƠNG 2 : NGÔN NGỮ LẬP TRÌNH VHDL, PHẦN MỀM QUARTUS VÀ KIT DE2

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

x | Trang 24 CHƯƠNG 2 NGÔN NGỮ LẬP TRÌNH VHDL PHẦN MỀM QUARTUS VÀ KIT DE2 2.1 Giới thiệu môi trường thiết kế phần cứng và ngôn ngữ VHDL 2.1.1 Môi trường thiết kế phần cứng Hardware Design Environments Để đáp ứng sự phát triển kỹ thuật số các công cụ thết kế được trợ giúp bởi máy tính CAD - computer Aided Design được đưa vào quá trình thiết kế phần cứng. Hỗ trợ mạnh mẽ cho phương pháp thiết kế này là những ngôn ngữ mô tả phần cứng HDLs - Hardware Description Languages . Khái niệm HDLs được ứng dụng rộng rãi trong thiết kế hệ thống số trong thời gian gần đây dựa vào HDLs công cụ hỗ trợ cho thiết kế hệ thống số đã phát triển và được sử dụng nhiều trong thiết kế phần cứng. Quá trình thiết kế hệ thống số Ý tưởng thiết kế Trước tiên người thiết kế phần cứng phải có ý tưởng thiết kế. Sau đó phát triển ý tưởng thiết kế thành sơ đồ khối lưu đồ ngôn ngữ tự nhiên. Người thiết kế chỉ ra toàn bộ chức năng từ đầu vào đến đầu ra mà không cần chi tiết phần cứng hoặc kiến trúc của hệ thống dưới thiết kế. Thiết kế đường dữ liệu Trong giai đ oạn này người thiết kế chỉ rõ thanh ghi và các đơn vị logic. Những thành phần này được kết nối bằng các bus một hay hai chiều rồi điều khiển hoạt động dữ liệu giữa các thanh ghi và các đơn vị logic thông qua các bus. HVTH Hà Minh Tân Trang 25 Thiết kế luận lý Thiết kế luận lý là bước tiếp theo trong quá trình thiết kế và liên quan đến ứng dụng các cổng và các mạch lật cơ bản cho việc cài đặt các thanh ghi dữ liệu các bus các đơn vị logic và phần cứng điền khiển chúng. Kết quả của giai đoạn này là một danh sách kết nối netlist của cổng và mạch lật. Công nghệ chế tạo các cổng và các chi tiết kỹ thuật của các mạch lật không có trong netlist này. Sau đó chuyển các netlist này thành sơ đồ hay danh sách transistor. Điều này liên quan đến sự thay thế cổng và mạch lật bằng transistor hay các phần tử thư viện tương ứng nhưng phải xem xét chế độ tải và định thời. Thiết kế vật lý Tối ưu luận lý dùng để loại bỏ các biến dư thừa trong mạch. Ánh xạ công nghệ đã .