Đang chuẩn bị liên kết để tải về tài liệu:
Đề thi & đáp án lý thuyết Điện tử công nghiệp năm 2012 (Mã đề LT50)

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

Đề thi lý thuyết Điện tử công nghiệp năm 2012 (Mã đề LT50) sau đây có nội dung đề gồm 4 câu hỏi với hình thức thi viết và thời gian làm bài trong vòng 180 phút. Ngoài ra tài liệu này còn kèm theo đáp án hướng dẫn giúp các bạn dễ dàng kiểm tra so sánh kết quả được chính xác hơn. và thử sức mình với đề thi nghề này nhé. | CỘNG HOÀ XÃ HỘI CHỦ NGHĨA VIỆT NAM Độc lập-Tự do-Hạnh phúc ĐỀ THI TỐT NGHIỆP CAO ĐẲNG NGHỀ KHÓA 3 (2009-2012) NGHỀ: ĐIỆN TỬ CÔNG NGHIỆP MÔN THI: LÝ THUYẾT CHUYÊN MÔN NGHỀ Mã đề thi: ĐTCN – LT50 Hình thức thi: Viết Thời gian: 180 Phút (Không kể thời gian giao đề thi) ĐỀ BÀI Câu 1: (2 điểm) Hãy thiết kế mạch ghi dịch phải 4 bit có giá trị 1100 dùng RS-FF? Câu 2: (2 điểm) Vẽ sơ đồ khối của bộ biến tần gián tiếp và nêu chức năng của các khối đó. Nêu các ứng dụng của biến tần trong công nghiệp? Câu 3: (3 điểm) Mô tả hoạt động của bộ đếm lên xuống Counter up down (CTUD) trong PLC. Cho ví dụ minh họa? Câu 4: (3 điểm): (phần tự chọn, các trường tự ra đề) ., ngày tháng năm Duyệt Hội đồng thi tốt nghiệp Tiểu ban ra đề thi 1/1 CỘNG HOÀ XÃ HỘI CHỦ NGHĨA VIỆT NAM Độc lập-Tự do-Hạnh phúc ĐÁP ÁN ĐỀ THI TỐT NGHIỆP CAO ĐẲNG NGHỀ KHÓA 3 (2009-2012) NGHỀ: ĐIỆN TỬ CÔNG NGHIỆP MÔN THI: LÝ THUYẾT CHUYÊN MÔN NGHỀ Mã đề thi: ĐA ĐTCN – LT50 Câu 1 Đáp án - Vẽ đúng sơ đồ mạch điện: Q1 S1 vào nối tiếp CK CL CK1 R1 Q1 Q1 S2 CK2 R2 Q2 Q2 Q2 S3 CK3 R3 Q3 Q3 Ra song song Q3 S4 CK4 R4 Q4 Q4 Ra nối tiếp Q4 Điểm 1 - Nêu chính xác nguyên lý hoạt động: 4 FlipFlop RS gồm FF1, FF2, FF3, FF4 mắc nối tiếp từ trái sang phải. Ngõ vào S1 và R1 ở FF1 là ngõ vào của thanh ghi dịch, ngõ ra Q1 của FF1 nối đến ngõ vào S2 của FF2 và ngõ ra Q4 của FF4 là ngõ ra nối tiếp của thanh ghi dịch. Các ngõ ra Q1, Q2, Q 3, Q4 của 4 FF tạo thành 4 ngõ ra song song. Xem dữ liệu nhị phân 4 bit vào là a3, a2, a1, a0. Số xung đồng hồ vào (xóa mạch) 1 2 3 4 5 6 7 8 Dữ liệu vào D x a0 = 0 a1 = 0 a2 = 1 a3 = 1 x x x x Q1 0 0 0 1 1 x x x x 0 0 0 1 1 1 x x x Logic ra Q2 Q3 0 0 0 0 0 1 1 x x Q4 0 0 0 0 0 0 1 1 x 1 Trước tiên áp xung thích hợp ở ngõ CL để xóa các FF (các ngõ ra Q = 0 ). Kế đến tạo xung đồng hồ thứ nhất để nạp bit a0 vào thanh ghi dịch, sau xung đồng hồ này Q1 = 1, Q 2 = Q3 = Q 4 = 0. Ở cạnh lên của xung thứ hai, bit a1 được chuyển đến Q 1, bit a0 ở Q 1 tức ở ngõ vào của FF2 được chuyển đến Q 2 nên .