Đang chuẩn bị liên kết để tải về tài liệu:
Trộn lẫn thành phần Hardware và Software part 9

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

Tương tự với phát biểu gán điều kiện trong trường hợp này có thể thay thế bằng cách dùng process. 4.2.7.GIÁ TRỊ KHÔNG BỊ ẢNH HƯỞNG(THE UNAFFECTED VALUE) Có thể có những phép gán mà không có ảnh hưởng đến tín hiệu.như vậy nó không thay đổi dirver Khi có giá trị HOLD hay RECEIVE giá trị không bị ảnh hưởng bởi phép gán đến ZRX,lúc đó ZRX giữ giá trị cũ. Ta cũng có thể thay thế bằng cách sử dụng process | http www.diachiweb.com A B after DIV_PROP_DLY when DIV Tương tự vơi phat bie u gan điều kiện trong trường hợp nay co the thay thê bang each dung process. 4.2.7. GIA TRI KHONG bi Anh HƯỞNG THE unaffected VALUE Co the co nhưng phep gan ma khong co anh hương đen tín hiẹu.như vậy no khong thay đo i dirver Ví du Type STATE_TYPE is RESET APPLY WAITS HOLD RECEIVE Signal NEXT_STATE STATE_TYPE with NEXT_STATE select ZRX B 0001 when APPLY B 0010 when WAITS B 0100 when RESET Unaffected when others MARK_FLAG BKDET after 5 ns when STROBE 0 else Unaffected Khi co gia tri HOLD hay RECEIVE gia tri khong bị anh hương bơi phep gan đen ZRX luc đo ZRX giư gia tri cu. Ta cung co the thay the bang cach sư dung process. 4.2.8. PHAT BiEu BLOCK. BLOCK STATEMENT . Phat bie u block la phat bie u đong thơi no co 3 muc đích chính 1. cấm cac signal drivers bơi viec sư dung guards. 2. giơi han sư khai bao bao gom ca sư khai bao tín hieu. 3. đại dien cho một phan cua một thiet kẽ cu phap Block-label block guard-expression is block-header block-declarations begin concurrent- statement end block block-label 4.2.9. PHAT BIEU ChEn đong THỞI CONCURRENT assertion STATEMENT . Phat bie u chen tuan tư đa đươc ban ơ phan trươc cu phap giong như phan trươc tuy nhien no đươc đặt trong phan mo hình đong thơì. Ngư nghĩa cua no la khi nao co mọt sư kien xay ra tren mọt bie u thưc luân ly cua phat bie u chen thì no se đươc thưc thi. Ví du Entity SR is Port S R in BIT Q NOTQ out BIT End SR Architecture SR_ASSERT of SR is Begin Assert not S 0 and R 0 Report not valid input R and S are both low http www.diachiweb.com Severity ERROR --rest of model for SR flip-flop here. End SR_ASSERT Khi co sự kiện xay ra tren tín hiệu S hay R thì bie u thức se được thực thi co nghĩa la report se được in ra va severity level se được gôi đến bo mo phong Phat bie u chen đong thôi co the được thay the bang process 4.2.10.GIA TRI CuA TÍN HIEU VALUE of SIGNAL . Một tín hiẹu se co một gia trị tứ driver cua no.moi phat bie u gan tín hiẹu