tailieunhanh - Ebook Tài liệu tham khảo hỗ trợ môn Vi xử lý - Các họ vi điều khiển thế hệ mới: Phần 2

Nối tiếp nội dung phần 1 cuốn "Tài liệu tham khảo hỗ trợ môn Vi xử lý - Các họ vi điều khiển thế hệ mới", phần 2 giới thiệu tới người học các kiến thức chung nhất về họ vi điều khiển AVR và một vi điều khiển PSoC. nội dung chi tiết. | CHƯƠNG 2. HỌ VI ĐIÈU KHIỂN AVR AT90S8535 Các đặc tính AVR có cấu trúc RISC reduced instruction set computer máy tính dùng tập lệnh lút gọn hiệu năng cao - nguồn điện thấp. 118 lệnh mạnh mẽ - Đa số thực hiện theo đồng hồ chu kỳ đơn 32 thanh ghi 8 bit làm việc chế độ đa dụng. Thực hiện 8 triệu lệnh mỗi giây với tần số 8 MHz. 8 KHytes bộ nhớ chương trình bên trong chíp. Bộ giao diện nối tiếp SPI trong lập trình hệ thống. Khả năng chịu đựng 1 000 viết xoá bộ nhớ chương trình. 512 Bytes EEPROM 512 Bytes SRAM bên trong Chương trình có thể khoá bằng phần mềm. 8 kênh ADC 10 bit Có thể truyền thông UART Độ giao diện nối tiếp SPI chủ khách Hai bộ Timer counter 8 bit cùng với bộ đếm và chế độ so sánh riêng biệt . Một bộ Timer counter 16 bit cùng với máy đếm chế độ so sánh và tạo bộ 8 9 1 0 bit PWM Bộ định thời Watchdog Bộ so sánh tương tự trên chíp Mạch xác lập lại nguồn diên Đồng hồ thời gian thực RTC cùng với bộ dao động Các nguồn ngắt bên trong và bên ngoài Ba chế độ ngủ tĩnh chế độ nhàn rỗi chế độ tiết kiệm điện chế độ ngắt điện. Tiêu thụ điện ở 4 MHz 3V 200C 60 - Hoạt động 6 4 mA - Chế độ nhàn rỗi 1 9 mA -Chế độ ngắt điện 1 gA Điện áp hoạt động VCC 4 0 - AT90S8535 VCC - AT90LS8535 Các mức tốc độ - 0 - 8 MHz cho AT90S8535 - 0 - 4 MHz cho AT901LS8535 Những cấu hình chân Í O PBO T 1 PB 1 MOSI Ml SO PB6 SCK PB7 RESET XTAL2 XTAL1 RXD TXD INTO INT1 ị OC1B oc 1 A Ị ICP1 PAD ADC0 PA1 ADC1 PA2 ADC2 PA3 ADC3 PA4 ADC4 PA5 ADC5 PA6 ADCS PA7 ADC7 AREF AGND AVCC PC7 TOSC2 PCS TOSC1 Hình 2. 1. Sơ đồ chân AT90S8535 . Phần mô tả AT90S8535 là một chíp CMOS vi điều khiển 8 - bit công suất nhỏ dựa trên câu trúc của AVR RISC. Bằng việc thực hiện mạnh mẽ các lệnh trong một chu kỳ đồng hồ đơn. AT90S8535 đạt được thông lượng gần 1 triệu lệnh giây cho mỗi MHz cho phép trình thiết kế tối ưu hoá 61 L ATAUIH. REG. PORT PGO-PET Hình . Sơ đồ khối AT90S8535 Data Dir. REG. PORTE TIM IMG Ar-LJ CONTROL DATA DÌR. REQ PORTO PC - MCU CONTROL REGISTER Lõi AVR kết hợp với một .

TỪ KHÓA LIÊN QUAN