tailieunhanh - Luận văn tốt nghiệp: Tìm hiểu ngôn ngữ VHDL. Viết chuơng trình thiết kế mạch công 8 Bit song song BCD cho 2 toán hạng

Một ngôn ngữ đã được ứng dụng và đang được phát triển mạnh được giới thiệu ở đây: Ngôn ngữ VHDL cùng với phần mềm ứng dụng Leonardo và Max+plus II. Em tiến hành nghiên cứu các chức năng của ngôn ngữ VHDL cách sử dụng phần mềm Leonardo và Max+plus II để viết chương trình thiết kế mạch cộng 2 số BCD song song. | TRƯỜNG ĐạI HọC Kỹ THUậT THÀNH PHố Hồ CHÍ MINH Khoa CONG Nghệ thông tin ttQtt LUÂN VĂN TÔT NGHIệP NộI DUNG Đề TÀI TÌM Hiểu NGÔN NGữ VHDL. VlếT CHUƠNG TRÌNH THIếT Kế MạCH CộNG 8 BIT SONG SONG BCD CHO 2 TOAN HạNG GIÁO VIÊN HƯỚNG DaN THầY NGUYễN QUỐC TUấN. SINH VIÊN THựC HIệN ĐặNG MINH TUấN Năm 1999 ra LờI GIớI THIệU Máy tính có vị trí quan trọng trong cuộc sống phép cộng adding là phép toán thường gặp trong các công việc hằng ngày cũng như trong các bài toán kỹ thuật kinh tế nhằm để tính toán một cách nhanh chóng .Việc hiểu biết thông các kết cấu hệ thống máy tính là quan trọng nghĩa là nắm vững kết cấu về mặt phần cứng tổ chức thiết kế mạch các mạch điện bên trong hệ thống máy . Điều này dẫn đến một yêu cầu cần có một ngôn ngữ lập trình có hệ thống đáp ứng yêu cầu này thông qua máy tính. Hiện đã có rất nhiều phần mềm ứng dụng trên lĩnh vực này tuy nhiên phần lớn không có tính mềm dẻo linh hoạt lập trình chủ động trong thiết kế. Một ngôn ngữ đã được ứng dụng và đang được phát triển mạnh được giới thiệu ở đây Ngôn ngữ VHDL cùng với phần mềm ứng dụng Leonardo và Max plus II. Em tiến hành nghiên cứu các chức năng của ngôn ngữ VHDL cách sử dụng phần mềm Leonardo và Max plus II để viết chương trình thiết kế mạch cộng 2 số BCD song song Em xin trân trọng cám ơn Thầy Nguyễn Quốc Tuấn và các thầy cô trong Khoa Công Nghệ Thông Tin Trường Đại Học Kỹ Thuật đã rất tận tình hướng dẫn và giúp đỡ em trong thời gian làm luận văn . PHầN I CÁCH Sử DụNG PHầN MềM LEONARDO VÀ MAX PLUS II A. CÁCH Sử DụNG LEONARDO. 1. Lời mở đầu Exemplar logic s Leonardo công cụ tổng hợp tối ưu và phần tích mạch logic một cách linh hoạt và có tính tác động lẫn nhau đã phát triển để cho phép sử dụng các thiết kế công nghệ độc lập ASIC FPGA và CPLD. Người thiết kế có thể củng cố những thiết kế đã làm sang một thiết kế khác bảo quản và vận dụng thứ bậc thiết kế sử dụng ngôn ngữ mô tả phần cứng VHDL để thể hiện thiết kế của chúng . Bộ sách hướng dẫn sử dụng leonardo bao gồm Leonardo User Guide giới thiệu cách .

TỪ KHÓA LIÊN QUAN
crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.