tailieunhanh - Chương 4: Các vi mạch đếm thông dụng & Ưng dụng

Hai ngõ vào xung Clock cho hai bộ đếm 2 & bộ đếm 6 tương ứng: CPA và CPB , tích cực cạnh âm. QA ngõ ra bộ đếm 2,QD (MSB),QC & QB (LSB) là ngõ ra bộ đếm 6. MR1 & MR2 : hai ngõ vào xoá cho hai bộ đếm tích cực Logic 1,được nối đến các chân Clear của hai bộ đếm thông qua cổng Logic AND. Các chân NC: các chân không sử dụng. Vi mạch được ứng dụng thiết kế các bộ đếm có MOD lớn nhất là 12. Thiết kế các mạch chia tần số. | q Bai jianj Thiet ke he thong so 1 STU CÁC VIMẠCHDỂM THÔNG DỤNG ỨNGDỤNG 12 20 2007 7 i a K I qi Bai jiatH Thiet ke hệ thòttíỊ so 2 STU Chương 4 Các vi mạch đếm thong dung ứng dung mạch 74LS90 92 93 390. I mạch 74LS190 191. mạch 74LS192 193. 12 20 2007 CjiAttij DÌètt ThS Le Xuân K . Bai giangi ThìỂL ke he thong so 3 STU Chương 4 Các vi mạch đếm thong dung ứng dung mạch 74LS90 92 93 390 . . . . 12 20 2007 Giang oièa h. Le Xuân Ky Bai gìangi ThìỂL ke he thông so 4 STU mạch 74LS90 92 93 390 Gom một bộ thuận Sơ độ chán vi mạch đếm 2 vá một bộ đếm 5 Đếm CPA B ngõ vào xung Clock. 5 11 12 1 VCC MSB II I 11 8 9 14 2 12 20 2007 ộ CPA Qa mod2 D Qc Qb CPB mod5 NC NC Qd Q. GND 3 4 13 6 7 CLR Clear xoá - tích cực Logic 1. SET đặt trạng thái 1001 - tích cực Logic 1. NC bo trống khong sủ dung . Qa - ngo rạ mạch đếm 2. QB Qc QD ngo rạ mạch đếm 5. VCC nguon. GND mass. Giâng oìènt. Th. S Le Xuân Ky Bài. giàng Thiet ke hệ thông so ỷn 1. 74LS90 Bâng trang thâi hộật động củ Input CLRa 2 CLRb 3 SETa 6 SETb 7 H H X L H H L X X X H H L X L X L X X L X L L X X L X L 12 20 2007 â vi mạch 5 Output Qd Qc Qb Qa 0 0 0 0 1 0 0 1 Đếm thuận ịìíiitíỊ tĩièn h. è fX aàn. g Bai ạiàngi ThìỂL ke hệ thong so 6 STU 1. 74LS90 tt Sử dung 74LS90 thiết kế bộ đếm 10 Đếm thập phân 12 20 2007 Giang viêm t Xiuâíi JCỳ I .

TỪ KHÓA LIÊN QUAN