tailieunhanh - Tăng độ bám đồng bộ hệ thống W-CDMA trong điều kiện kênh có can nhiễu đa truy cập nhập

Mạch bám pha trễ kết hợp sử dụng tín hiệu pilot (Pilot symbol-assisted coherent delap-locked code tracking loop: PSA-CDLL) áp dụng ước lượng kênh và chỉ sử dụng thành phần đồng pha của tín hiệu được trải để điều khiển quá trình đồng bộ tín hiệu thu được. Bàu báo này đưa ra giải pháp tăng khả năng đồng bộ của hệ thống W-CDMA trong môi trường can nhiễu đa truy nhập bằng giải pháp mạch PSA-CDLL. So với mạch DLL không kết hợp, tác động của nhiễu đa truy nhập (MAI) và nhiễu trắng AWGN trong mạch PSA-CDLL giản đi 2 dB. Bài báo này còn phân tích các tham số của mạch PSA-CDLL. | TĂNG Độ BÁM ĐỒNG Bộ HỆ THONG W-CDMA TRONG ĐIÊU KIỆN KÊNH CÓ CAN NHIỄU ĐA TRUY NHẬP Phạm Hồng Ký Trần Hồng Quân Lê Thành Hào Nguyền Hoàng Linh Viện Khoa học kỳ th uột bưu điện - Học viện Bưu chỉnh Viễn thông Mạch bám pha trễ kết hợp sử dụng tin hiệu pilot Pilot symbol-assisted coherent delay-locked code tracking loop PSA-CDLL áp dụng ước lượng kênh và chi sừ dụng thành phần đồng pha cùa tin hiệu được trài đê điểu khiên quá trình đồng bộ tín hiệu thu được. Bài báo này đưa ra giãi pháp tông khá năng đông bộ cùa hệ thong W-CDMA trong môi trường can nhiễu đa truy nhập bằng giải pháp mạch PSA-CDLL. So với mạch DLL không kết hợp tác động cùa nhiêu đa truy nhập MAỈ và nhiêu trang AWGN trong mạch PSA-CDLL giâm đi 2 dB. Bài báo này còn phân tích các tham sổ của mạch PSA-CDLL. 1. GĨỚI THIỆU Hiện nay DS-CDMA được quan tâm áp dụng cho các hệ thống thông tin di động thế hệ 3 3 - 5 . Quá trình tìm kiếm acquisition mã ưải phổ và quá trình bám tracking chính xác cao là yếu tố rất quan trọng để đạt đảm bảo hoạt động cùa hệ thống CDMA. Mạch bám pha trễ không kết hợp DLL 6 là kỹ thuật được sử dụng phổ biến. Mạch DLL tăng tỉ số tín hiệu trên tạp âm thêm 3 dB so với mạch Tau-Dither TDL nhưng chịu lượng rung pha bám đồng bộ tăng do quá trình tăng tạp âm bời sử dụng bộ tách đường bao luật bình phương. Mạch bám trễ kết hợp CDLL 7 8 khắc phục được vấn đề này và tính năng của nó được phân tích lý thuyết trong tài liệu 8 với giả thiết ước luợng kênh là lý tưởng trong trường hợp các kênh nhiễu Gauss trắng. Để thực hiện một mạch CDLL máy thu phải ước lượng chính xác đường bao tín hiệu phađinh phức. Tuy nhiên vấn đề nảy không được đề cập đến trong 8 . Hiện nay DS-CDMA kết hợp đang được quan tâm rất nhiều. Trong 4 các ký tự pilot được phát đi theo chu kỳ để ước lượng kênh phađinh cho quá trình tách sóng kết hợp. Mạch DLL được phân tích trong bài báo này cũng sừ dụng quá trình ước lượng kênh sử dụng tín hiệu pilot. 2. MÔ TẢ MẠCH PSA-CDLL Hình 1 mô tả sơ đồ khối của mạch PSA-CDLL. Tín hiệu thu được

TỪ KHÓA LIÊN QUAN