tailieunhanh - Giáo trình hướng dẫn nghiên cứu phần mềm ứng dụng lập trình trong dây chuyền chăm sóc cây trồng p7

Tham khảo tài liệu 'giáo trình hướng dẫn nghiên cứu phần mềm ứng dụng lập trình trong dây chuyền chăm sóc cây trồng p7', công nghệ thông tin, kỹ thuật lập trình phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | Hình 3 -5 Sơ đồ khối của hệ thống tương tự trong PSoC Những ngoại vi được tạo bởi khối PSoC tương tự. Các bộ khếch đại. a. Bộ khếch đại INSAMP - Instrumentation Amplifier - Độ khuếch đại có thể lập trình từ 2 - 16 hoặc lên tới 93 đối với cấu trúc 3 bộ KĐTT. - Trở kháng vi sai đầu vào cao. - Một đầu ra. - Có thể lựa chọn cấu trúc hai hoặc ba bộ KĐTT. Hình 3 - 6 Sơ đồ nguyên lý bộ khuếch đại ỈNSAMP b. Bộ khuếch đại đảo AMPINV - Inverting Amplifier Khoa Cơ Điện - 67 - Trương ĐHNN I - Hà Nội Hình 3 - 7 Sơ đồ nguyên lý bộ khuếch đại đảo - Độ khuếch đại có thể lập trình từ với 18 cấp độ khuếch đại tối đa là -47 - Một đầu ra đơn đuợc tham chiếu đối với đất của Analog. c. Bộ khuếch đại không đảo PGA - Programmable Gain Amplifier - Độ khuếch đại có thể lập trình từ với 33 cấp độ khuếch đại tối đa là 48. - Một đầu ra đơn với điện áp tham chiếu có thể lựa chọn. - Trở kháng đầu vào cao Module PGA là một module KĐTT dựa trên bộ khuếch đại không đảo độ khuếch đại với độ khuếch đại có thể lập trình đuợc. Bộ khuếch đại này có trở kháng đầu vào cao băng thông rộng và điện áp tham PGA Block Diagram Hình 3 - 8 Sơ đồ nguyên lý bộ khuếch đại không đảo PGA Các bộ chuyển đổi tuơng tự sang số - ADC. a. ADCINC12 - 12 bit Incremental ADC - Độ phân giải 12 bit bù 2. - Tốc độ lấy mẫu 7 8 - 480 mẫu giây. - Dải đầu vào AGND V ref. Khoa Cơ Điên - 68 - Trường ĐHNN I - Hà Nội - Hỗ trợ chế độ bình thường hoặc chế độ khử hài bậc cao. - Xung nhịp bên trong hoặc bên ngoài. Hình 3-9 Sơ đồ nguyên lý bộ chuyển đổi ADC 12-bit Incremental b. ADCINCVR - 7 to 13 bit Variable Resolution Incremental ADC. - Độ phân giải 7 - 13 bit bù 2. - Tốc độ lấy mẫu 4 - 10000 mẫu giây. - Dải đầu vào VSS -VDD. - Xung nhịp bên trong hoặc bên ngoài. Hình 3-10 Sơ đồ nguyên lý bộ ADCINCVR c. DELSIG8 - 8 bit Deltal Sigma ADC - Độ phân giải 8 bit bù 2. - Tốc độ lấy mẫu 32K mẫu giây. - Dải đầu vào được định nghĩa bởi các lựa chọn tham chiếu trong hoặc ngoài. - Xung nhịp bên trong hoặc bên ngoài. DELSIG8 là một bộ biến đổi A D có .

TỪ KHÓA LIÊN QUAN