tailieunhanh - Giáo trình hướng dẫn phân tích thiết bị bán dẫn chứa các mạch logic điện tử p5

Tham khảo tài liệu 'giáo trình hướng dẫn phân tích thiết bị bán dẫn chứa các mạch logic điện tử p5', kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | 45 Hình 18 Lưu đổ chương trình nhận dữ liệu từ máy tính gói xuống thiết bị thực tập vi xử ly 8085 trang 1 46 Hình 18 Lưu đổ chương trình nhận dữ liệu từ máy tính gói xuống thiết bị thực tập vi xử ly 8085 trang 2 . 47 Khi phím Go được go thì quá trình nhận dữ liệu cua kit thực sự bat đầu. Kit báo sán sáng chợ máy tính gữi dữ liệu xuống. Đọc strobe cho tôi khi báng 1 đệ biết dữ liệu đá được gôi rá bus dữ liệu. Xuất Busy 1 ACK 0. Đoc dữ liệu vá cho ACK 1. Luc náy kit đá nhán đữỢc dữ liệu những chữá biết dữ liệu co chác chán đung không. Sáu đo bát đáu kiệm trá. Đoc AF cho tôi khi báng 1 biết máy tính sán sáng nhán dữ liệu kiệ m trá. Xuất niblệ cáo củá dữ liệu kiểm trá bằng 4 bit cáo củá port B vá bit Error 0 bit PB3 . Đoc AF cho tôi khi báng 0 đệ biết máy tính sán sáng nhán4 bit thấp cu á dữ liệu kiệm trá. Xuất 4 bit thấp vá Error báng 1. Luc náy máy tính đáng nhán vá so sánh dữ liệu đá gôi đi. Vá kết quá so sánh đữỢc báo cho kit ợ thánh ghi dữ liệu tữc portA cuá 8255. Kit đoc strobệ cho tôi khi strobệ báng 0 biết kết quá kiềm trá đá sán sáng. Đoc port A lấy kết quá kiệm trá. Nếu kết quá kiệm trá lá đệng thì thữc hiện kháu xữ ly dữ liệu lữu dữ liệu váo nôi cán thiết vá quáy lái nhán dữ liệu kế tiếp. Nếu kết quá lá sái thì bo quá kháu xữ ly dữ liệu má quáy trô lái nháp lái dữ liệu cu. Quá trình xấy rá cho đến khi kháu xữ ly dữ liệu nhán rá đá nháp đến dữ liệu cuối cung thì kết thuc kháu xữ ly sệ thoát nhữ lữu đo sáu đáy Hình 19 Lưu đồ chương trình xử ly dữ liệu trangl

TỪ KHÓA LIÊN QUAN