tailieunhanh - Giáo trinh Kỹ thuật số p9

Nếu mỗi vị trí chứa một tế bào nhớ ta nói ROM có tổ chức bit và mỗi vị trí là một từ nhớ ta có tổ chức từ. Ngoài ra, để giảm mức độ cồng kềnh của mạch giải mã, mỗi vị trí nhớ có thể được xác định bởi 2 đường địa chỉ : đường địa chỉ hàng và đường địa chỉ cột và trong bộ nhớ có 2 mạch giải mã nhưng mỗi mạch có số ngã vào bằng 1/2 số đường địa chỉ của cả bộ nhớ | Chương 7 Bộ nhớ bán dẫn VII - 5 bên trong IC. Nếu mỗi vị trí chứa một tế bào nhớ ta nói ROM có tổ chức bit và mỗi vị trí là một từ nhớ ta có tổ chức từ. Ngoài ra để giảm mức độ cồng kềnh của mạch giải mã mỗi vị trí nhớ có thể được xác định bởi 2 đường địa chỉ đường địa chỉ hàng và đường địa chỉ cột và trong bộ nhớ có 2 mạch giải mã nhưng mỗi mạch có số ngã vào bằng 1 2 số đường địa chỉ của cả bộ nhớ. ROM mặt nạ Mask Programmed ROM MROM Đây là loại ROM được chế tạo để thực hiện một công việc cụ thể như các bảng tính bảng lượng giác bảng logarit . . . . ngay sau khi xuất xưởng. Nói cách khác các tế bào nhớ trong ma trận nhớ đã được tạo ra theo một chương trình đã xác định trước bằng phương pháp mặt nạ đưa vào các linh kiện điện tử nối từ đường từ qua đường bít để tạo ra một giá trị bit và để trống cho giá trị bit ngược lại. - H là mô hình của một MROM trong đó các ô vuông là nơi chứa hay không một linh kiện diod transistor BJT hay MOSFET để tạo bit. Mỗi ngã ra của mạch giải mã địa chỉ gọi là đường từ và đường nối tế bào nhớ ra ngoài gọi là đường bit. Khi đường từ lên mức cao thì tế bào nhớ hoặc từ nhớ được chọn. H Nếu tế bào nhớ là Diod hoặc BJT thì sự hiện diện của linh kiện tương ứng với bit 1 lúc này đường từ lên cao Transsisstor hoặc diod dẫn dòng điện qua điện trở tạo điện thế cao ở hai đầu điện trở còn vị trí nhớ trống tương ứng với bit 0. Đối với loại linh kiện MOSFET thì ngược lại nghĩa là sự hiện diện của linh kiện tương ứng với bit 0 còn vị trí nhớ trống tương ứng với bit 1 muốn có kết quả như loại BJT thì thêm ở ngã ra các cổng đảo . H là một thí dụ bộ nhớ MROM có dung lượng 16x1 với các mạch giải mã hàng và cột các mạch giải mã 2 đường sang 4 đường của hàng và cột đều dùng Transistor MOS và có cùng cấu trúc . _Nguyễn Trung Lập KỸ THUẬT SÓ Chương 7 Bộ nhớ bán dẫn VII - 6 H Trong thực tế .

crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.