tailieunhanh - THAO TÁC CƠ BẢN ĐỂ LẬP TRÌNH CHO FPGA TRÊN XILINX ISE 8.2i
TÀI LIỆU KỸ THUẬT LẬP TRÌNH - THAO TÁC CƠ BẢN ĐỂ LẬP TRÌNH CHO FPGA TRÊN XILINX ISE | THAO TÁC CƠ BẢN ĐỂ LẬP TRÌNH CHO FPGA TRÊN XILINX ISE I) Tạo project mới. Chạy chương trình ISE, ta sẽ thấy giao diện như sau. Chọn Menu File New Project. Trong giao diện sẽ hiện ra cửa sổ sau. Nhập tên cho Project mới. Tên này sẽ tự động được lấy làm tên của Folder lưu các File liên quan đến Project. Thiết lập các thông số cho Card FPGA mà ta sử dụng. Dòng sản phẩm (Family). Thiết bị (Device). Dạng thiết kế, đóng gói (Package). Tốc độ (Speed). Chọn Next. Ta sẽ thấy hiện ra cửa sổ Create New Source. Ta có thể tạo 1 File Source mới từ đây, hoặc có thể tạo sau khi Project mới đã được tạo thành. Chọn kiểu Source File. Nhập tên của Source File. Chọn Next để sang bước kế tiếp. Khai báo module của chương trình. Bước này cũng có thể được thực hiện sau khi tạo Project. Chọn Next. Giao diện sẽ hiện ra cửa số tóm tắt các thuộc tính mà ta đã thiết lập cho Source File mới. Chọn Finish để tiến hành tạo Source File. Chương trình sẽ yêu cầu xác nhận lại việc tạo Source File. Chọn Next. Giao diện cho phép Add Source File. Nếu muốn Add Source File, ta chọn Add Source Chọn Source File cần Add Chọn Add. Giao diện hiện ra cửa số tóm tắt các thuộc tính mà ta đã thiết lập cho Project mới. Chọn Finish để tiến hành tạo Project. Sau khi hoàn thành, Giao diện sẽ như sau. Double Click để thấy được Source File có dạng .vhd của Project. II) Biên dịch và thực thi project lên Kit FPGA. Soạn thảo chương trình cần thực thi. Sau đó Click để mở mục Synthesis-XST. Double click vào Synthesis để tiến hành phân tích chương trình, kiểm tra lỗi. Chượng trình dang chạy. Có lỗi xảy ra trong quá trình kiểm tra, biểu tượng trước Synthesis sẽ hiện đỏ. Ta kéo xuống thanh Transcript Error Double Click vào thông báo lỗi để kiểm tra. Sau khi sửa lỗi, việc phân tích và kiểm tra đạt kết qua tốt. Biểu tượng hiện ra màu xanh. Click phải chuột vào Implement Desingn chọn Run (hoặc Double Click). Tiếp tục với Generate Programming File. Để nạp chương trình lên Card FPGA, chọn Configure Device. Cửa sổ thiết lập các tùy chọn cho việc kết nối thiết vị hiện ra. Thường ta sử dụng chế độ Default. Chọn Finish. Chương trình đang kiểm tra và tiến hành việc liên kết thiết bị, chuẩn bị cho việc Load dữ liệu lên Card FPGA. Nếu có lỗi xảy ta ra trong quá trình kết nối thiết bị, ta phải thực hiện kết nối lại bằng cách Click chuột phải lên dòng chử màu xanh lam “Right click to Add Device or Initialize Jtag chain”, chọn Initialize chain. Tiếp theo ta phải chọn Programming File cho FPGA bằng cách link đến File này (nằm trong Folder chứa Project). Các yêu cầu còn lại ta chọn Bypass. Kích vào con FPGA trên sơ đồ kết nối chọn Program Apply. Chương trình sẽ thực hiện load Data lên FPGA. Khi hoàn thành, chương trình sẽ thông báo “Program Success”, hoặc báo “Program Failed” nếu như không hoàn thành. Hướng dẩn sử dụng Xilinx ISE _ Version Vũ Duy Nhất 1
đang nạp các trang xem trước