tailieunhanh - Quá trình hình thành thiết kế mạch bảo vệ động cơ bằng dung dich bán dẫn p4
Tham khảo tài liệu 'quá trình hình thành thiết kế mạch bảo vệ động cơ bằng dung dich bán dẫn p4', luận văn - báo cáo phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | Báo cáo tốt nghiệp Nguyễn Văn Hiệu TĐH46 Khi VA 0V VB 3V. Quá trình phân tích tương tự sẽ cho ta kết quả DA dẫn Db ngắt. VZ được ghim ở 0 7V do DA dẫn điện. - Trường hợp 4 Khi VA VB 0V. DA và Db đều dẫn. VZ cũng được ghim ở mức 0 7V. Tóm lại ta có bảng sau. Quy ước Mức điện áp cao ứng với mức logic là 1. Mức điện áp thấp ứng với mức logic là 0. Bảng chân lý Trong mạch số để thuận tiện. Thường dùng kí hiệu 1 và 0 biểu thị mức cao và mức thấp. Từ bảng ta dùng 1 thay thế mức cao dùng 0 thay thế mức thấp dùng A B thay thế VA VB dùng Z thay thế VZ kết quả thay thế là bảng chân lý Bảng Bảng chân lý cổng AND A B Z 0 0 0 0 1 0 1 0 0 1 1 1 Mạch OR 31 Báo cáo tốt nghiệp Nguyễn Văn Hiệu TĐH46 Mạch điên và ký hiệu Hình A B là các tín hiệu đầu vào. Z là tín hiệu đầu ra. Hình Mạch OR a kí hiệu b Mạch điện Nguyên lý làm việc Phân tích tuơng tự nhu mạch điện AND ta xét 4 truờng hợp khác nhau ở đầu vào. Kết quả ta đuợc bảng chức năng Bảng chức năng điện áp của mạch điện hình Bảng Va V Vb V Vz V 0 0 -0 7 0 3 2 3 3 0 2 3 3 3 2 3 Ta thấy chỉ cần có 1 tín hiệu đầu vào ở mức cao thì VZ ở mức cao. Đó là quan hệ Logic OR. Bảng chân lý 32 Báo cáo tốt nghiệp Nguyễn Văn Hiệu TĐH46 A B Z 0 0 0 0 1 1 1 0 1 1 1 1 Ta thấy rằng mối quan hệ giữa tín hiệu đầu ra Z với các tín hiệu đầu vào A B đuợc biểu thị bằng phép cộng Logic Z A B Cổng NOT Mạch điên và kí hiệu Hình V1 A là tín hiệu đầu vào V0 z là tín hiệu đầu ra Eq là nguồn điện áp ghim Dq là điôt ghim Eb -12V Hình Cổng NOT a Kí hiệu b Mạch điện Nguyên lý làm việc Trong cổng NOT tranzito cần làm việc ở chế độ đóng mở. Khi V1 ở mức thấp thì T ngắt hở mạch V0 ở mức cao. Khi V1 ở mức cao thì T thông bão hoà V0 ở mức thấp. Nhu vậy mạch có chức năng logic NOT. Tác dụng của nguồn âm là EB là bảo đảm T ngắt hở tin cậy khi V1 ở mức thấp. Eq và Dq có tác dụng giữ mức cao đầu ra ở giá trị quy định. Để phân tích nguyên lý công tác cổng NOT ta hãy áp dụng phuơng pháp cơ bản dùng phân tích mạch .
đang nạp các trang xem trước