tailieunhanh - Giáo trình lập trình Verilog Tiếng Việt 3

Phương pháp lập trình thủ tục hay lập trình cấu trúc thường đi đôi với phương pháp phân tích trên xuống (top-down). Theo phương pháp này, người thiết kế hệ thống chia các chức năng (hàm) chính của hệ thống thành các chức năng nhỏ hơn, đến lượt mình, các chức năng nhỏ này lại được chia tiếp thành các chức năng nhỏ hơn nữa cho đến khi được các khối (hàm) chương trình đủ nhỏ. | Tom tat bài giang TK Hê Thong Sô Phan Verilog Module a z Input 2 0 a Output z Assign z l a Endmodule VI. Toàn tứ ghêp Dịch toan tử đầu bang chữ so của cac bit được định nghĩa bởi toan tử thou hai. Vị trí con trong se được đien vao vởi những số 0 cho ca hai trưởng hợp dịch trai hoặc phai. 1. Toàn tứ dịch trai dịch phai . 2. Ví du assign c a 2 c a dịch trai 2 bit cac cho trổng được đien vởi những sô 0. VII. Toan tứ dích Ghep hai hoạc nhieu toan hang thanh một vectở lởn. 1. Toan tứ concatenation 2. Ví du Wire 1 0 a b Wire 2 0 x Wire 3 0 y Z Assign x 1 b0 a x 2 0 x 1 a 1 x 0 a 0 . Assign y a b y 3 a 1 y 2 a 0 y 1 b 1 y 0 b 0 . VIII. Toan tứ thứ ban Tao ra nhieu ban sao của mọt muc chon. 1. Toan tứ n muc chon n nhom thữ ban trong mot muc chon. 2. Ví du Wire 1 0 a b Wire 3 0 x GV Nguyen Trong Hai Trang 12 Tom tat bài giang TK Hê Thong Sô Phan Verilog Assign x 2 1 b0 a x 0 0 a . IX. Toàn tứ điều kiên Giông như C C . Chúng định gia một trong hai biểu thức cơ ban trong một điều kiển. Nô sể tông hơp thanh bộ đa cộng MUX . 1. Toàn tứ điểu kiển kết qua khi điểu kiển đúng kết qua khi điểu kiển sai. 2. Ví du assign a g x y Assign a inc 2 a 1 a-1 X. Thứ tự toan tứ Nhưng toan tư trong mưc giông nhau định gia tư trai sang phai_ Toan tử Tên Chon bit chon phan Phan trong ngoặc đơn . Mức logic va bit_wirể NOT 1 l A A Biển đoi AND OR NAND NOT XOR XNOR. - Dấu chỉ số am so dương. Ghểp nổi 3 b101 3 b110 6 b101110 Thư ban 3 3 b101 9 b101101101 Nhan chia phan tram. - Cọng trừ nhị phan. Dịch trai phai. Dấu so sanh. Biến Rểg va wirể đươc lấy bang nhưng so dương. Bang va khong bang trong toan tử logic. Bit_wirể AND and tất ca cac bit vơi nhau. A A Bit_wirể XOR Bit_wirể XNOR. l Bit_wirể OR. ll Toan tư logic AND OR. x điểu kiển T F GV Nguyền Trong Hai Trang 13 Tom tat bài giang TK Hê Thong Sô Phan Verilog Chưởng VI TOAN HANG I. Literals dang kí tự Là toán hang co giá trị không đổi mà được dùng trong biểu thức Verilog. Co hai dang kí tư lá Chuôi lá một máng co nhiểù kí tư được

crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.