tailieunhanh - Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 18

Đầu tiên ngõ vào cao và thấp (IN HI và IN LO) không nối các chân và phần bên trong gắn đến COMMON, sau đó các Cref sẽ thay đổi Vref, CAZ bù cho Voffset của mạch đệm khuếch đại, mạch tích phân và mạch so sánh. Trong suốt quá trình tích hợp tín hiệu, các vòng A-Z mở, lúc đó các tín hiệu IN HI và IN LO được nối với các chân ngoài. Khi đó bộ đảo sẽ tích phân tín hiệu giữa IN HI và IN LO trong khoảng thời gian xác định. Nếu trong chế. | Chương 18 Kết hỢp các chương trình Chương trình dịch là chương trình kết hợp các chương trình chia tàn số chương trình đếm và chương trình đà hợp 3-8 dếcodế để dịch led CLK_DIU DñHOP CLOCK_1HHZ CLOCK 1O0KHZ CLOOK_a HHZ CLOCK 1ÖÖHZ CLOCK_ỈOHZ CLOCK_1HZ R c fixca. . D F G H COUNTER ị 3 1 LIBRARY IEEE USE USE USE ENTITY dich IS PORT clock_25MHz IN STD_LOGIC A B C D E F G H OUT STD_LOGIC END dich ARCHITECTURE xl OF dich IS SIGNAL Count STD_LOGIC_VECTOR 3 DOWNTO 0 SIGNAL CLocK_1MHz CLocK_100KHz CLocK_10KHz CLocK_1K Hz CLocK_100Hz CLocK_10Hz CLocK_1Hz STD_LOGIC COMPONENT clk_div PORT clock_25Mhz IN STD_LOGIC clock_1MHz OUT STD_LOGIC clock_100KHz OUT STD_LOGIC clock_10KHz OUT STD_LOGIC clock_1KHz OUT STD_LOGIC clock_100Hz OUT STD_LOGIC clock_10Hz OUT STD_LOGIC clock_1Hz OUT STD_LOGIC END COMPONENT COMPONENT counter PORT Clock IN STD LOGIC Count OUT STD_LOGIC_VECTOR 3 DOWNTO 0 END COMPONENT COMPONENT dahop PORT Ai IN STD_LOGIC_VECTOR 2 DOWNTO 0 A B C D E F G H OUT STD_LOGIC END COMPONENT BEGIN x1 clk_div PORT MAP clock_25Mhz clock_25Mhz clock_1MHz clock_1MHz clock_100KHz clock_100KHz clock_10KHz clock_10KHz clock_1KHz clock_1KHz clock_100Hz clock_100Hz clock_10Hz clock_10 Hz clock_1Hz clock_1Hz x2 counter PORT MAP clock clock_1Hz Count Count x3 dahop PORT MAP Ai count 2 DOWNTO 0 A A B B C C D D E E F F G G H H END Sau khi viết chương trình dịch led xong ta phải thực hiện phần gan chần cho linh kiện sau đo biến dịch lai chương trình roi mơi nạp chương trình vao chip EPM7128S trến KIT Ten tín hiệu Chan linh kiện EPM7128S clock_25MHz 83 A 6 B 9 C 11 D 15 E 17 F 20 G 22 H .