tailieunhanh - Bài giảng Kiến trúc máy tính: CPU - Nguyễn Ngọc Hóa

Bài giảng "Kiến trúc máy tính: CPU" do Nguyễn Ngọc Hóa biên soạn cung cấp cho người học các kiến thức về tổ chức và chức năng của CPU bao gồm: Cấu trúc CPU, Pipeline, CISC & RISC, superscalar, VLIW. | Kiến trúc máy tính CPU NGUYỄN Ngọc Hoá Bộ môn Hệ thống thông tin Khoa CNTT Trường Đại học Công nghệ Đại học Quốc gia Hà Nội 2 December 2015 Tổ chức và chức năng của CPU Cấu trúc CPU Pipeline CISC amp RISC Superscalar VLIW Tham khảo chương 12 13 của 1 Computer Architecture Department Department of ofInformation Information Systems Systems @ @Hoá NGUYỄN NGUYEN Ngọc Hoá 2 1. Cấu trúc của CPU CPU đảm nhiệm Đơn vị tính toán ALU FPU Tải lệnh Đơn vị điều khiển Dịch lệnh Registers data address Tải dữ liệu instruction control Xử lý dữ liệu Internal bus Lưu dữ liệu Computer Architecture Department Department of ofInformation Information Systems Systems @ @Hoá NGUYỄN NGUYEN Ngọc Hoá 3 Registers Bộ nhớ trong của CPU registers được sử dụng trong các chương trình user visible regs registers điều khiển và thể hiện trạng thái được sử dụng bởi CPU được sử dụng bởi OS Chú ý Ít thanh ghi tham chiếu MM nhiều hơn Quá nhiều registers cũng không làm giảm nhiều tham chiếu MM giảm hiệu năng CPU Đủ rộng để chứa được trường địa chỉ Đủ rộng để chứa từ nhớ Có thể ghép nhiều registers tạo word lớn hơn Computer Architecture Department Department of ofInformation Information Systems Systems @ @Hoá NGUYỄN NGUYEN Ngọc Hoá 4 User Visible Registers Đa dụng - General Purpose Dữ liệu - Data Địa chỉ - Address thường được sử dụng trong các mode đánh địa chỉ Segment based address . pentium index pointer to memory stack Cờ nhớ - Condition codes flags dãy các bits độc lập với nhau chương trình không thể thay đổi giá trị chỉ có thể được đọc Computer Architecture Department Department of ofInformation Information Systems Systems @ @Hoá NGUYỄN NGUYEN Ngọc Hoá 5 Control amp Status Registers Trao đổi dữ liệu với bộ nhớ chính Program Counter PC địa chỉ của lệnh thi hành kế tiếp Instruction Decoding Register IR lệnh đang thi hành Memory Address Register MAR địa chỉ bộ nhớ kết nối trực tiếp tới bus địa chỉ Memory Buffer Register MBR từ dữ liệu kết nối trực tiếp đến bus dữ liệu Những .

TÀI LIỆU MỚI ĐĂNG
crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.