tailieunhanh - Bài giảng Kiến trúc máy tính: Chương 5 - Vũ Đức Lung
Bài giảng "Kiến trúc máy tính - Chương 5: Mạch tuần tự" cung cấp cho người học các kiến thức: Xung đồng hồ, mạch lật (chốt –latch), mạch lật lề (Flip-flop), mạch tuần tự. nội dung chi tiết. | Bài giảng Kiến trúc máy tính: Chương 5 - Vũ Đức Lung Chương 5 – Mạch Tuần tự . Xung đồng hồ . Mạch lật (chốt – latch) . Mạch lật SR (SR-latch) . Mạch lật D . Mạch lật IK . Mạch lật T . Mạch lật lề (Flip-flop) . Mạch tuần tự Khoa KTMT Vũ Đức Lung 1 Xung đồng hồ ) Đồng hồ (clock) – bộ phát tần (impulse generator) - thời gian chu kỳ đồng hồ (clock cycle time) – giản đồ thời gian của tín hiệu đồng hồ (4 tín hiệu thời gian cho các sự kiện khác nhau) Sự sinh tín hiệu đồng hồ không cân xứng?? Khoa KTMT Vũ Đức Lung 2 Mạch lật (Chốt - Latch) Sơ đồ và ký hiệu chốt SR không dùng tín hiệu đồng hồ S R Q(t+1) 0 0 Q(t) No change 0 1 0 Clear to 0 1 0 1 Set to 1 1 1 X Indeterminate Khoa KTMT Vũ Đức Lung 3 SR-latch b) Mạch lật SR dùng tín hiệu đồng hồ Khoa KTMT Vũ Đức Lung 4 D latch D Q D Q (t+ 1 ) 0 0 C le a r t o 0 C Q 1 1 S e t to 1 U1 D 2 U3 3 1 2 1 _ 3 Q AND2 NOR2 C U4 U2 2 U5 2 1 3 1 Q 2 1 3 NOR2 AND2 NOT Khoa KTMT Vũ Đức Lung 5 JK latch Từ mạch lật SR Khắc phục nhược điểm của SR J K Q (t+ 1 ) J Q 0 0 Q (t) N o change C 0 1 0 C le a r t o 0 Q K 1 0 1 S e t to 1 1 1 Q (t ) C o m p le m e n t Khoa KTMT Vũ Đức Lung 6 T latch Từ JK latch Nối J với K T Q T Q (t+ 1 ) Q 0 Q (t) N o change C 1 Q (t ) C o m p le m e n t Khoa KTMT Vũ Đức Lung 7 Mạch lật lề (Flip-flop) Mạch lật kích thích bằng mức (level triggered),còn mạch lật lề kích thích bằng biên (edge triggered) Flip-flop D với chuyển tiếp dương: D Q Clock C Q
đang nạp các trang xem trước