tailieunhanh - Đồng tổng hợp kiến trúc lưới thao tác cho lõi CPU Risc

Bài báo trình bày phương pháp đồng tổng hợp kiến trúc khối tính toán và xử lý trên lưới thao tác của lõi CPU RISC cho các hệ xử lý chức năng bằng cách tổ hợp hóa cấu trúc ô lưới thao tác, sử dụng lưới phụ và tái cấu hình lưới bằng phần mềm không những giúp tiết kiệm tài nguyên phần cứng mà vẫn bảo đảm chức năng xử lý cơ sử dữ liệu có kích thước khác nhau. | Chu Đức Toàn và cs Tạp chí KHOA HỌC & CÔNG NGHỆ 78(02): 23 - 28 ĐỒNG TỔNG HỢP KIẾN TRÖC LƢỚI THAO TÁC CHO LÕI CPU RISC Chu Đức Toàn1*, Đỗ Xuân Tiến2, Hoàng Thị Phƣơng3 1 Đại học Điện lực Hà Nội, 2Học viện Kỹ thuật Quân sự 3 Đại học Sư phạm Kỹ thuật Nam Định TÓM TẮT Bài báo trình bày phƣơng pháp đồng tổng hợp kiến trúc khối tính toán và xử lý trên lƣới thao tác của lõi CPU RISC cho các hệ xử lý chức năng bằng cách tổ hợp hóa cấu trúc ô lƣới thao tác, sử dụng lƣới phụ và tái cấu hình lƣới bằng phần mềm không những giúp tiết kiệm tài nguyên phần cứng mà vẫn bảo đảm chức năng xử lý cơ sử dữ liệu có kích thƣớc khác nhau. Từ khóa: Đồng tổng hợp, lõi CPU RISC KIẾN TRÚC LƢỚI THAO TÁC CỦA CPU RISC kích thƣớc mn, thanh chứa Acc và 2 luồng dữ liệu vào X, Y. Tình huống hay gặp trong lõi CPU RISC là khi phát động hai hoặc ba lệnh song song, khi đó khối thực hiện lệnh EU sẽ kiểm tra dữ liệu xem có thể chia xẻ hay phụ thuộc [3,4]. Khối điều khiển sẽ thực hiện phân luồng và khẳng định sau bao nhiêu nhịp clock sẽ thực hiện bao nhiêu tiến trình song song thật sự. Lƣới thao tác lõi CPU RISC có dạng nhƣ hình 1a và 1b. Hình 1a mô tả các thành phần của lõi, bao gồm khối chứa hệ số H, khối lƣới thao tác Các ô lƣới của thao tác chính là các khối tính toán logic/số học. Thí dụ cộng 2 số dấu phẩy động bằng hệ pipeline tuyến tính [2] với 2 số dấu phẩy động: A = a x 2p và B = b x 2q ,cần tính C = A+B = c x 2r =d x zs với r = max(p,q); 0,5 d < 1. Thuật toán cơ bản để thực hiện phép cộng này: (i) So sánh p, g theo max(p, g) = t =|p g|. (ii) Dịch phải số có số mũ nhỏ đi t bƣớc. (iii) Cộng phần định trị của hai số. X1 Y X Y1 H11 Lƣới mn * Ym Hm1 * H + Acc + Xn BUS H1n Hmn * * * + + Z1 a) Zm b) Hình 1. Cấu trúc khối thao tác lƣới của lõi CPU RISC a, b. * Tel: 0982917093; Email: toancd@ 23 Số hóa bởi Trung tâm Học liệu – Đại học Thái Nguyên Chu Đức Toàn và cs Tạp chí KHOA HỌC & CÔNG NGHỆ A = a x 2p 78(02): 23 - 28 B = b x

TÀI LIỆU LIÊN QUAN
TỪ KHÓA LIÊN QUAN
crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.