tailieunhanh - Bài giảng Tổng hợp luân lý vi mạch

 Bài giảng Tổng hợp luân lý vi mạch có nội dung giới thiệu đến các bạn một số vấn đề như sau: giới thiệu về thiết kế vi mạch, biến đổi từ các đặc tả ngôn ngữ HDL, quy trình tổng hợp, kiểm tra, kiểm thử các mạch 2 lớp và nhiều lớp. Tài liệu rất hữu ích với các bạn chuyên về điện - điện tử, mời các bạn tham khảo để học tốt hơn.  | dee 2010 Giới thiệu môn học Nội dung - Giới thiệu về thiết kế vi mạch - Biến đỗi từ các đặc tả ngôn ngữ HDL - Nắm quy trình tổng hợp kiểm tra kiểm thử các mạch 2 lớp và nhiều lớp Đối tượng - Sinh viên cao học - Sinh viên đại học năm 3-4 Đánh giá -Tiểu luận 30 Trinh bay 30 - Kiểm tra cuối kỳ 40 dee 2010 Giới thiệu Môn học Tổng hợp luận lý vi mạch - Mã số - Số tín chỉ 3 Giảng viên - Dr. Tran Ngoe Thinh Email tnthinh@ Phone 8647256 5843 Office A3 building Office hours Tuesdays 9 30-11 00 dee 2010 Nội dung môn học Tổng quan về thiết kế luận lý vi mạch Mạch tổ hợp 2 mức Tổng hợp mạch tổ hợp 2 mức Kiểm thử mạch tổ hợp 2 mức Mạch tổ hợp nhiều mức Tổng hợp mạch tổ hợp nhiều mức Kiểm thử mạch tổ hợp nhiều mức dee 2010 Tài liệu tham khảo 1 . Logic Senthesis - Srinivas Devadas Abhijit Ghosh Kurt Keutzer 2 . Synthesis and Optimization of Digital Circuits -Giovanni De Micheli dee 2010 Tổng quan Mạch số tích hợp Phương pháp thiết kế IC Bố trí mức transistor Mức cổng Initial use of Logic Optimizaion Emergence of Synthesis-Base Design A Logic Synthesis Design Methodology Chương 1 Giới thiệu tổng quan Tổng quan Mạch tổ hợp 2 mức Mạch tổ hợp nhiều mức Kiểm tra verification Kiểm thử testing Design of Integrated Circuits dee 2010 i System Level Abstract algorithmic description of high-level behavior - . C-Programming language Port compute_optimal_route_f or_packet Packet_t packet Channel_t channel static Queue_t packet_queue packet_queue add_packet packet_queue packet - abstract bởi vì nó không chứa bất cứ hiện thực chi tiết nào cho thời gian hoặc data - Hiệu quả đệ đạt được một mô hình thực thi rút gọn ở giai đoạn đầu tiên cua thiết kế - Khó khăn để duy trì sự xuyên suốt dự án bởi vì không liên kết đến phần hiện thực dee 2010 Gate Level Model on finite-state machine level - Những mô hình chức năng trong luận lý Boolean sử dụng registers và gates - Các mô hình delay khác nhau cho gates và wires dee 2010 RTL Level module markl reg 31 0 m 0 8192 reg 12 0 pc reg 31 0 .