Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Sức khỏe - Y tế
Văn bản luật
Nông Lâm Ngư
Kỹ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
Giới thiệu
Đăng ký
Đăng nhập
Tìm
Danh mục
Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Y tế sức khỏe
Văn bản luật
Nông lâm ngư
Kĩ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
Thông tin
Điều khoản sử dụng
Quy định bảo mật
Quy chế hoạt động
Chính sách bản quyền
Giới thiệu
Đăng ký
Đăng nhập
0
Trang chủ
Kỹ Thuật - Công Nghệ
Điện - Điện tử
Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 9
Đang chuẩn bị liên kết để tải về tài liệu:
Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 9
Trọng Dũng
99
9
pdf
Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ
Tải xuống
h: mức cao ngay trước khi có cạnh lên của đồng hồ l: mức thấp ngay trước khi có cạnh lên của đồng hồ q: trạng thái ngõ vào ngay trước khi có cạnh lên của đồng hồ 5.8 GHI DỊCH CMOS, KÝ HiỆU IEEE/ANSI 1. Ghi dịch CMOS: 4731B: Bốn ghi dịch 64 bit vào nối tiếp ra nối tiếp: IC 4731B gồm 4 ghi dịch giống nhau có chung nguồn VCC và đất. Mỗi ghi dịch gồm 64 tầng FF nối tiếp, ngõ vào nối tiếp vào tầng đầu , ngõ ra nối tiếp là ngõ ra của FF cuối cùng. | Chế độ hoạt động vào ra MR CP DS1 ds2 Q0 Q1-Q7 Reset L x x x L L - L Dịch chuyển phải H mức cao 1 h mức cao ngay H H H H mức thấp trước khi 1 0 có cạnh cạnl lên ci L L H H . lên la đồng hồ h h l h l l l h q0- q6 q0- q6 q0- q6 q0- q6 l mức thấp ngay trước khi có cạnh lên của đồng hồ q trạng thái ngõ vào ngay trước khi có cạnh lên của đồng hồ 5.8 GHI DỊCH CMOS KÝ HiỆU IEEE ANSI 1. Ghi dịch CMOS 4731B Bốn ghi dịch 64 bit vào nối tiếp ra nối tiếp o IC 4731B gồm 4 ghi dịch giống nhau có chung nguồn VCC và đất. Mỗi ghi dịch gồm 64 tầng FF nối tiếp ngõ vào nối tiếp vào tầng đầu ngõ ra nối tiếp là ngõ ra của FF cuối cùng và ngõ vào đồng hồ đáp ứng ở cạnh xuống o Công dụng của ghi dịch là trì hoãn dữ liệu 64 chy kỳ 5.8 GHI DỊCH CMOS KÝ HiỆU IEEE ANSI 1. Ký hiệu IEEE ANSI của ghi dịch Ký hiệu IEEE ANSI khác với ký hiệu thường ví dụ ở 74164 Phần trên hai khuyết là phần điều khiển và phần dưới được chia làm 8 vùng hẹp biểu thị 8bit MR tác động ở mức thấp CP clock pulse tác động ở cạnh lên ơ ngõ đồng hồ vào ghi dịch C1 ý nói đồng hồ này chỉ tác động lên FF có số 1 đi trước. Dấu sau C1 là để ly cách C1 với là cạnh tác động của đồng .
TÀI LIỆU LIÊN QUAN
Bài giảng Nhập môn mạch số - Chương 6: Mạch tuần tự: Chốt và Flip-flop (ThS. Nguyễn Thanh Sang)
Bài giảng Thiết kế số: Chương 8 (Phần 4) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
Bài giảng Nhập môn mạch số: Chương 6.1 - ThS. Hồ Ngọc Diễm
Bài giảng Nhập môn mạch số: Chương 6 (Phần 1) - ThS. Hồ Ngọc Diễm
Bài giảng Thiết kế luận lý 1: Chương 5 - Nguyễn Quang Huy (tt)
Bài giảng Thiết kế luận lý 1: Chương 5 - Nguyễn Quang Huy (tt)
Bài giảng Kỹ thuật số - Chương 5: Mạch tuần tự
Bài giảng Kỹ thuật số - Chương 5: Hệ tuần tự (Slide)
Bài giảng Thiết kế số: Chương 8 (Phần 2) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
Bài giảng Kỹ thuật số - ĐH Phạm Văn Đồng
crossorigin="anonymous">
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.